본문 바로가기

current mirror2

Current Mirror error Current Mirror error 이전 포스팅에서처럼 그럼 단순히 저 회로만으로 모든 전류를 만들어낼 수 있을까요? error는 전혀 발생하지 않을까요? 그대로 회로를 구성한다면 error가 크게 발생하게 됩니다. 그대로 회로를 구성한 경우입니다. 빨간색 부분을 node A로 잡고 KCL를 씁니다. 그렇게 되면, Icopy는 최종적으로 위와 같이 되면서, 기존의 nIREF보다 error가 생긴 것을 볼 수 있습니다. 이런 error를 잡기 위한 회로는 아래와 같습니다. Base부분에 BJT를 추가한 형태입니다. 계산을 위해 I1을 다음과 같이 지정하겠습니다. 정리하면, 가 되므로 Mirroring Accuracy를 높일 수 있게 됩니다. 왜냐하면 베타값은 100정도의 값이므로 위의 식에 의하면 nIR.. 2020. 4. 10.
Current Mirror Current Mirror 이전에 다루었던 내용들은 current source biasing을 한 cascode amplifier의 형태들이었습니다. 아래 그림과 같이 전 포스팅때에는 bias voltage가 3개 달린(Vb1~b3) MOS cascode amplifier에 대해 알아보았었습니다. 이 amplifier에 대해 전자회로1에서 배웠던 biasing technique을 적용하게 되면 PVT(Process, Voltage, Temperature)에 대해 상당히 민감하게 되고 직접회로소자를 디자인 할때 실용성이 상당히 떨어지게 됩니다. 따라서, PVT에 민감하지 않은 current source ( IREF) 를 만들어 놓고 current를 복사하는 형태를 고안하게 됩니다. 밑에 그림처럼요. 이렇게.. 2020. 4. 10.